IT之家6月11日消息 PCI-SIG 日前發(fā)布了有關于即將推出的 PCIe 6.0 接口標準的最新公告,發(fā)布了 PCIe 6.0 標準 0.5 版本草稿,預計今年晚些時候將發(fā)布0.7版本,2021年完成PCIe 6.0標準的 1.0 規(guī)范。
IT之家了解到,PCI-SIG于每年6月舉辦開發(fā)大會,但今年受疫情影響,被迫于6月3日以在線會議的方式進行開發(fā)者會議。
截至目前,AMD 已經(jīng)推出了與PCIe 4.0兼容的 CPU 和 GPU。英特爾方面,其Z490主板已經(jīng)具有兼容PCIe 4.0的基礎器件,預計明年初推出首款基于PCIe 4.0兼容的Rocket Lake-S架構的處理器。英偉達方面曾在五月推出了支持PCIe 4.0的NVIDIA A100 Tensor Core GPU,而即將推出的安培核心GPU同樣有望兼容PCIe4.0。
而關于去年5月完成的PCIe 5.0,雖然AMD 和英偉達方面尚未確認其 PCIe 5.0 兼容設備的發(fā)布信息和時間,但根據(jù)英特爾此前路線圖中的信息,英特爾將于2021年在服務器和數(shù)據(jù)中心領域推出支持PCIe 5.0和8通道DDR5內存的代號為Sapphire Rapids的Xeon處理器。
與 PCIe 5.0類似,PCIe 6.0 標準帶寬(64 GT/s)較上一代提高一倍,且保持1.0 標準的向后兼容性,采用PAM-4調制,帶寬加倍,傳輸速度加倍,本身延遲保證不變,同時使用FEC和CRC來糾錯,支持FLIT技術。但目前的問題是如何以較低的成本做到這一點。
PCIe 6.0 標準專為高帶寬應用場景設計,例如連接人工智能和機器學習硬件的大型計算。演示文檔還列出了 PCIe 標準的 800GbE 以太網(wǎng)。
廣告聲明:文內含有的對外跳轉鏈接(包括不限于超鏈接、二維碼、口令等形式),用于傳遞更多信息,節(jié)省甄選時間,結果僅供參考,IT之家所有文章均包含本聲明。