IT之家 1 月 15 日消息,AMD 在 CES 2025 上正式發(fā)布了代號 "Strix Point" 的銳龍 AI Max 300 處理器。AMD 在該系列處理器上大膽地將大型核顯、多 CCD 芯片等技術綜合在一起,打造了一款旗艦級移動端產(chǎn)品。
外媒 Chips and Cheese 在展會上對 AMD 高級研究員、客戶端部門技術顧問 Mahesh Subramony 進行了采訪,分享了有關 "Strix Point" 的一些細節(jié),其中最重要的內(nèi)容之一就是 AMD 在這款產(chǎn)品上調(diào)整了芯片互聯(lián)設計:
AMD 標準桌面銳龍?zhí)幚砥髦械?CCD 互聯(lián)是 CCD 芯片上的 GMI PHY 使用 SerDes(IT之家注:串行器 / 解串器)電路將數(shù)據(jù)先從并行轉換為串行,然后通過 IOD 和 Infinity Fabric 間接互聯(lián)。
該方式成本較低,但在功耗方面的表現(xiàn)有限,此外芯片每次關機重啟都會出現(xiàn)重新訓練和延遲,更適合桌面平臺而不是移動端產(chǎn)品。
AMD 在 "Strix Halo" 處理器上采用了水平扇出封裝,以一片“電線的海洋”實現(xiàn)了雙 CCD 連接,這在不影響帶寬的同時帶來了更低的功耗與延遲。
雖然這意味著 "Strix Halo" 處理器在互聯(lián)一項上的成本高于標準桌面銳龍,但很好滿足了客戶對一款高性能移動處理器的需求。
Mahesh Subramony 還表示,AMD 自十九年前的 2006 年并購 ATi 以來一直在考慮構建大型 APU,而 "Strix Halo" 的誕生是此前四次迭代后的最終成果。
該芯片的 CCD 部分采用桌面級 Zen 5 架構,仍具有完整的 512bit FPU 浮點處理單元,以滿足工作站應用的要求,不過用于 "Strix Halo" 的這些 CCD 芯片本身算是針對能效而非峰值表現(xiàn)的特挑版本。
AMD 為 "Strix Halo" 處理器配備了 32MB 的 MALL 緩存(Infinity Cache),目前該緩存僅對 GPU 的寫入操作開放,以提升該系列處理器配備的大規(guī)模核顯的帶寬表現(xiàn)。
廣告聲明:文內(nèi)含有的對外跳轉鏈接(包括不限于超鏈接、二維碼、口令等形式),用于傳遞更多信息,節(jié)省甄選時間,結果僅供參考,IT之家所有文章均包含本聲明。